当前位置:首页 > 抄板技术 > 正文

高速PCB布线技术解决串扰问题问题的对策

a. 在可能的情况下降低信号沿的变换速率
  通常在器件选型的时候,在满足设计规范的同时尽量选择慢速的器件,并且避免不同种类的信号混合使用,因为快速变换的信号对慢变换的信号有潜在的串扰危险。
  b. 采用屏蔽措施
  为高速信号提供包地是解决串扰问题的一个有效途径。然而,包地会导致布线量增加,使原本有限的布线区域更加拥挤。另外,地线屏蔽要达到预期目的,地线上接地点间距很关键,一般小于信号变化沿长度的两倍。同时地线也会增大信号的分布电容,使传输线阻抗增大,信号沿变缓。
  c. 合理设置层和布线
  合理设置布线层和布线间距,减小并行信号长度,缩短信号层与平面层的间距,增大信号线间距,减小并行信号线长度(在关键长度范围内),这些措施都可以有效减小串扰。
  d. 设置不同的布线层
  为不同速率的信号设置不同的布线层,并合理设置平面层,也是解决串扰的好方法。
  e. 阻抗匹配
  如果传输线近端或远端终端阻抗与传输线阻抗匹配,也可以大大减小串扰的幅度。
  串扰分析的目的是为了在PCB实现中迅速地发现、定位和解决串扰问题。一般的仿真工具与环境中仿真分析与PCB布线环境互相独立,布线结束后进行串扰分析,得到串扰分析报告,推导出新的布线规则并且重新布线,再分析修正,这样设计的反复比较多。